Comencé a trabajar en ataques de canal lateral, centrándome especialmente en DPA y DEMA para diferentes algoritmos criptográficos; dirigidos a dispositivos FPGA. Quiero medir la potencia y el EM emitido fuera del FPGA mientras se ejecuta el algoritmo criptográfico. Para lograr el propósito, una forma es agregar circuitos a las placas FPGA existentes y otra es trabajar con una placa de evaluación lista para usar que ya está diseñada para el análisis de canales laterales. Definitivamente eso me va a ahorrar tiempo y me puedo centrar en mi investigación. Quiero optar por la opción 2 sin meterme en la electrónica. Ahora, he encontrado estos; Estación de trabajo DPA, Inspector, SASEBO (SAkura), FOBOS y Chip Whisperer. Quiero un panel de evaluación para mi proyecto de investigación a nivel de estudiante y, por razones obvias, no debería ser costoso. A continuación, se encuentran mis consultas relacionadas con la selección de la placa de evaluación para el análisis de canales laterales.
-
Estoy buscando una solución más económica que pueda usarse para el análisis de canales laterales que ofrezca las mismas facilidades que SASEBO. He visto FOBOS y Chip Whisperer. Aunque no puedo encontrar el soporte adecuado para el anterior, mientras que después uno tiene mucha documentación y variedad de tableros disponibles. Si prefiero el chip susurrador, ¿la conectividad será suave para el tablero CW1173 ChipWhisperer-Lite y Xilinx Virtex-7?
-
¿Existe alguna otra junta de evaluación específica de análisis de canal lateral (de bajo costo) que tenga Virtex-7 para el proyecto a nivel de estudiante?
-
Si voy por SASEBO (que es bastante caro), ¿Puedo cambiar los algoritmos de cifrado en Kintex de SASEBO GIII (ahora conocido como SAKURA-X)? ¿Se puede personalizar fácilmente según mi requisito?